新闻 硬件和技术 英特尔下一代CPU:P-Core缓存架构进行全面改造,PCIe 5.0优先考虑

英特尔下一代CPU:P-Core缓存架构进行全面改造,PCIe 5.0优先考虑

Arkadiy Andrienko
在完整版本中阅读

未来的Nova Lake-S桌面平台的细节逐渐浮出水面,预计将在2026年发布。来自内部人士的新泄露信息描绘了I/O子系统和CPU缓存组织的重大变化。

根据在爱好者论坛上出现的信息,Nova Lake-S将大量利用现代接口。一个关键亮点是CPU专用24条PCI Express 5.0通道。这带来了实际的好处:例如,一个完整的x16插槽可以处理下一代显卡,而剩下的八条通道允许将两个高速M.2 SSD直接连接到CPU(每个使用x4链接)。预计芯片组将增加另外八条PCIe 5.0通道,可能支持两个额外的M.2 PCIe 5.0 x4驱动器。为了与现有组件兼容,该平台还将包括16条PCIe 4.0通道。这满足了尚未准备好立即跳入最昂贵下一代存储的用户。在USB方面,主板承诺提供广泛的选项:最多14个USB 2.0端口,最多10个USB 3.2 Gen 2(10 Gbps)端口,以及最多5个USB 3.2 Gen 2x2(20 Gbps)端口。

平行泄露揭示了重要的微架构变化。内部人士表示,英特尔正在重新设计其性能核心(P-core)的二级(L2)缓存设置。Nova Lake-S将实施一个共享的4MB L2缓存,供两个P-core集群使用,摆脱了当前Arrow Lake方法中每个P-core都有自己专用的3MB L2缓存的做法。在一个顶级的16-P-core配置中,这意味着八个这样的集群,总计32MB的L2缓存专用于P-core。虽然这种基于集群的共享缓存模型可能会影响相邻核心之间的数据交换效率,但其操作和性能影响的具体细节仍然保密。

讨论还集中在芯片内计算块的潜在布局上。考虑的选项包括将所有效率核心(E-core)放置在两个P-core集群之间(“三明治”设计)或交替排列P-core集群和E-core集群(“分层”结构)。英特尔在这里的最终决定仍然未知。预计Nova Lake-S将对设备连接性和内部CPU结构带来重大变化,成为英特尔2026年的旗舰桌面平台。

    关于作者
    评论0
    留下评论